Category
Electronics engineering
Store
Wordery
Brand
Edizioni sapienza
Progettazione di un DPLL con tecnologia CMOS : Edizioni Sapienza : 9786205744307 : 6205744309 : 27 Feb 2023 : I PLL funzionano regolando continuamente un oscillatore a tensione o a corrente per far corrispondere (agganciare) la fase e la frequenza di un segnale di ingresso. Un circuito chiamato comparatore di fase fa sì che il VCO cerchi e si agganci alla frequenza desiderata, impostata tramite un oscillatore controllato in tensione. Quando la frequenza del VCO differisce dalla frequenza di riferimento, il comparatore di fase produce una tensione di errore. Il DPLL (Phase locked loop) digitale è uno dei dispositivi più importanti in quasi tutti i sistemi elettronici. Questo libro introduce la progettazione del DPLL utilizzando la tecnologia CMOS sub-micron a 45 nm e l'implementazione con il software microwind 3.1. Il software microwind 3.1 viene utilizzato per progettare e simulare un circuito integrato a livello di descrizione fisica. Le prestazioni del DPLL sono state osservate anche
32 GBP
Recommendations
Choose your language and region
Klarna is available around the world with a variable offering, choose one that suits you best.
Copyright © 2005-2024 Klarna Bank AB (publ). Headquarters: Stockholm, Sweden. All rights reserved. Klarna Bank AB (publ). Sveavägen 46, 111 34 Stockholm. Organization number: 556737-0431